上野家のホームページ
ナーマル,マリン,ココ
[
新規
|
一覧
|
検索
|
最新
|
ヘルプ
]
PC/Linux/kuro-box/jtagポート
をテンプレートにして作成
資料室
PC/Linux/kuro-box/jtagポート をテンプレートにして作成
[
差分
|
バックアップ
|
リロード
]
[ ]
開始行:
*JTAGポート
HDDコントローラー・チップ(Silicon image)の近くにマウン...
CPUのJTAGポートにつながっている。
|JTAGピン番号|信号|Pullup|説明|h
|1|TDO||JTAG Test Data Out|
|2|QACK||n.c.|
|3|TDI||JTAG Test Data In|
|4|TRST|10k|-JTAG Test Reset|
|5|HALTED|10k|n.c.|
|6|Vcc Target|1k|1.8–5.0V: 3.0-5.0V:target detect|
|7|TCK||JTAG Test Clock|
|8|CKSI||n.c.|
|9|TMS||JTAG Test Mode Select|
|10||||
|11|SRESET|10k|Soft-Reset|
|12|GND||System Ground?|
|13|HRESET||Hard-Reset|
|14||||
|15|CKSO|10k|n.c.|
|16|GND||System Ground|
終了行:
*JTAGポート
HDDコントローラー・チップ(Silicon image)の近くにマウン...
CPUのJTAGポートにつながっている。
|JTAGピン番号|信号|Pullup|説明|h
|1|TDO||JTAG Test Data Out|
|2|QACK||n.c.|
|3|TDI||JTAG Test Data In|
|4|TRST|10k|-JTAG Test Reset|
|5|HALTED|10k|n.c.|
|6|Vcc Target|1k|1.8–5.0V: 3.0-5.0V:target detect|
|7|TCK||JTAG Test Clock|
|8|CKSI||n.c.|
|9|TMS||JTAG Test Mode Select|
|10||||
|11|SRESET|10k|Soft-Reset|
|12|GND||System Ground?|
|13|HRESET||Hard-Reset|
|14||||
|15|CKSO|10k|n.c.|
|16|GND||System Ground|
ページ名:
Counter: 0, today: 0, yesterday: 0
Copyright©2008 Yuji Ueno All Rights Reserved.
ログイン
ユーザ名:
パスワード:
IDとパスワードを記憶
パスワード紛失
メインメニュー
ホーム
でぶlog
資料室
最新ページ一覧
全ページ一覧
ヘルプ
フォーラム
お問い合わせ